Signal generator for UPS controller testing

Capes, Fernando (2021) Signal generator for UPS controller testing. Bachelor thesis, Scuola universitaria professionale della Svizzera italiana.

[img] Text
Tesi_Fernando_Capes.pdf - Published Version
Available under License Creative Commons Attribution Non-commercial.

Download (2MB)
[img] Text
poster.pdf - Published Version
Available under License Creative Commons Attribution Non-commercial.

Download (507kB)

Abstract

Il test degli algoritmi di controllo degli UPS risulta fondamentale al fine di garantire soluzioni sempre più competitive in termini di efficienza e funzionamento nel mercato dei gruppi di continuità. La scheda sviluppata per ABB si prefigge di generare tutti i segnali atti a testare le centraline di controllo. Lo sviluppo del progetto parte dallo studio dell’arte applicato all’ambito della generazione di segnali analogici. A seguito di un design della circuiteria dedicata si applica un’analisi basata sulle simulazioni SPICE, le quali permettono di verificare la correttezza del dimensionamento del sistema. A seguito della realizzazione di un PCB che implementa le specifiche elettroniche richieste si conclude la realizzazione del progetto termina con la stesura di un algoritmo modulare incentrato sul calcolo DSP e manipolazione di dataframe che, accompagnato da un’interfaccia grafica, permettono un pieno controllo del sistema da parte dell’utente. Il sistema proposto si presenta come un circuito atto ad ospitare un’evaluation board della Texas Instruments, che mediante interfaccia grafica dedicata, è in grado di generare contemporaneamente 24 segnali sinusoidali gestibili in frequenza ampiezza e fase e altri 4 segnali analogici continui. Le analisi su quanto ottenuto mostrano un fattore di distorsione al quanto ridotto (THD−45dB) dovuto anche al discreto quantitativo di campioni per periodo per segnale (120). Il sistema risulta essere stabile, robusto e facilmente modificabile grazie all’utilizzo di strutture dati ben organizzate. Il circuito presenta anche un hardware dedicato al campionamento di segnali analogici esterni, a comunicazione digitale con standard RS485 e a implementazione di un circuito di pilotaggio di driver per ponti trifasi basato su CPLD.

Item Type: Thesis (Bachelor)
Corso: UNSPECIFIED
Supervisors: Furlan, Ivan
Subjects: Elettronica
Divisions: Dipartimento tecnologie innovative > Bachelor in Ingegneria elettronica
URI: http://tesi.supsi.ch/id/eprint/4036

Actions (login required)

View Item View Item